-- Copyright © 1993 by McGraw-Hill, Inc. and Zainalabedin Navabi
-- FIGURE 7.13
-- SIMULATION REPORT FOR INPUT_OUTPUT ARCHITECTURE OF
THE FLIPFLOP_TEST ENTITY IN FIG.12 :
|-TIME--|-----------------------------SIGNAL NAMES----------------------------|
| (NS) | |
| | CC DD Q1 Q2 QB1 QB2 C1: C2.FF: |
| | STATE GUARD |
|-------|---------------------------------------------------------------------|
| | |
| 0 | '0' '0' '0' '0' '0' '0' '0' FALSE |
| +1 | ... ... ... ... ... ... '0' ..... |
| 4 | ... ... '0' ... ... ... ... ..... |
| 5 | ... ... ... ... '1' ... ... ..... |
| 400 | '1' ... ... ... ... ... ... TRUE |
| +1 | ... ... ... ... ... ... '0' FALSE |
| +2 | ... ... ... ... ... ... '0' ..... |
| 404 | ... ... ... '0' ... ... ... ..... |
| 405 | ... ... ... ... ... '1' ... ..... |
| 800 | '0' ... ... ... ... ... ... FALSE |
| +1 | ... ... ... ... ... ... '0' FALSE |
| +2 | ... ... ... ... ... ... '0' ..... |
| 1000 | ... '1' ... ... ... ... ... ..... |
| +1 | ... ... ... ... ... ... '0' ..... |
| 1200 | '1' ... ... ... ... ... ... TRUE |
| +1 | ... ... ... ... ... ... '1' FALSE |
| +2 | ... ... ... ... ... ... '1' ..... |
| 1204 | ... ... '1' '1' ... ... ... ..... |
| 1205 | ... ... ... ... '0' '0' ... ..... |
| 1600 | '0' ... ... ... ... ... ... FALSE |
| +1 | ... ... ... ... ... ... '1' FALSE |
| +2 | ... ... ... ... ... ... '1' ..... |
| 2000 | '1' '0' ... ... ... ... ... TRUE |
| +1 | '1' '0' ... ... ... ... '0' FALSE |
| +2 | ... ... ... ... ... ... '0' ..... |
| 2004 | ... ... '0' '0' ... ... ... ..... |
| 2005 | ... ... ... ... '1' '1' ... ..... |
| | |
|-------|---------------------------------------------------------------------|